
Technical Director, Digital Design and Verification Job at Murata Americas in Sa
Murata Americas, San Diego, CA, United States
pSemi Corporation is a Murata company driving semiconductor integration. pSemi builds on Peregrine Semiconductor's 30-year legacy of technology advancements and strong IP portfolio but with a new mission-to enhance Murata's world-class capabilities with high-performance semiconductors. With a strong foundation in RF integration, pSemi's product portfolio now spans power management, connected sensors, optical transceivers, antenna tuning and RF frontends. These intelligent and efficient semiconductors enable advanced modules for smartphones, base stations, personal computers, electric vehicles, data centers, IoT devices and healthcare. From headquarters in San Diego and offices around the world, pSemi's team explores new ways to make electronics for the connected world smaller, thinner, faster and better.
Job Summary
The Technical Director oversees the Digital Design and Verification teams in San Diego, Austin, and the pSemi India Design Center (IDC) in Chennai. This role is responsible for building and developing high-performing engineering teams, driving digital design strategy, defining verification methodologies, and ensuring high-quality and timely project execution. The director collaborates closely with cross-functional groups-including Marketing, Product Engineering, and Test Engineering-to support products from definition through mass production.
Roles & Resposibilities
- Lead and manage digital design and verification teams across multiple global sites.
- Architect, design, and verify digital logic to meet power, performance, and area objectives.
- Improve team efficiency, productivity, and design quality through methodology and flow enhancements.
- Conduct architecture, design, and verification reviews throughout the project lifecycle.
- Support front-end and mid-end tasks such as synthesis, timing closure, DFT, and ATPG.
- Support back-end tasks such as place-and-route, DRC, LVS, parasitic extraction, and back annotation of delays for timing closure.
- Support test vector generation, silicon validation, and digital characterization activities.
- Contribute to AMS verification and mixed-signal product development.
- Identify automation and tool requirements with cross-functional partners.
- Guide products through qualification and into high-volume production.
- 15+ years of experience in digital design and verification.
- 5+ years of experience managing engineering teams.
- Strong strategic thinking and performance-management abilities.
- Excellent communication and leadership skills with the ability to simplify complex concepts and mentor engineers.
- Proven project-management experience across multiple concurrent programs.
- Broad experience in ASIC systems, digital architecture, design, verification/validation, mid/back-end coordination, product development, and mass-production release.
- Key Technical Competencies:
- Strong foundation in digital circuits, transistor-level design, system architecture.
- Deep expertise in RTL/Verilog and familiarity with mid/back-end design.
- Proficiency in front-end digital design, including timing and synthesis.
- Experience designing state machines, serial interfaces, and integrating IP (SRAM, OTP).
- Knowledge of common interface protocols (e.g., MIPI RFEE, SPI, I2C, I3C).
- Experience with advanced process nodes and low-power design techniques.
- Strong understanding of clock-domain crossing, power domains, and design-for-low-power.
- Knowledge of DSP architectures and signal-processing ASICs.
- Proficiency in C/C++, C#, Perl, Python, Tcl, and Makefiles.
- Extensive experience with Cadence and Synopsys toolchains.
- Familiarity with SystemVerilog, UVM, and post-silicon validation workflows.
- Knowledge of DFT, including scan and memory BIST.
- Knowledge of Comm.Systems and DSP architectures in signal processing ASICs, as well as mixed signal design, including delta-sigma modulators, discrete-time systems, z-domain analysis, digital filters and fixed-point arithmetic implementations.
- Experience in modeling control loops and DSP algorithms using MATLAB/Simulink.
- Experience integrating and validating mixed-signal IP and developing digital logic for calibration and control.
- FPGA-based validation experience.
- Experience with standard-cell library development and characterization.
- Experience in behavioral modeling of RF and AMS circuits for ASIC-level verification.
- Knowledge of UVM-based verification techniques.
- Experience in IP development, integration, and semiconductor product lifecycle management.
- Experience working with global, cross-functional design teams.
- Master's or PhD in Electrical Engineering, Computer Engineering, or an equivalent degree with relevant experience.
Work Environment
This job operates in a professional office environment. This role routinely uses standard office equipment.
Physical Demands
The physical demands described here are representative of those that must be met by an employee to successfully perform the essential functions of this job. While performing the duties of this job, the employee is regularly required to talk or hear. The employee frequently is required to stand; walk; use hands to finger, handle or feel; and reach with hands and arms. Specific vision abilities required by this job include close vision, distance vision, color vision, peripheral vision, depth perception, and ability to adjust focus. This position requires the ability to occasionally lift office products and supplies, up to 20 pounds.
USD 212,186.16 - 291,755.96 per year
pSemi Corporation supports a diverse workforce and is committed to a policy of equal employment opportunity for applicants and employees. pSemi does not discriminate on the basis of age, race, color, religion (including religious dress and grooming practices), sex/gender (including pregnancy, childbirth, or related medical conditions or breastfeeding), gender identity, gender expression, genetic information, national origin (including language use restrictions and possession of a driver's license issued under Vehicle Code section 12801.9), ancestry, physical or mental disability, legally-protected medical condition, military or veteran status (including "protected veterans" under applicable affirmative action laws), marital status, sexual orientation, or any other basis protected by local, state or federal laws applicable to the Company. pSemi also prohibits discrimination based on the perception that an employee or applicant has any of those characteristics, or is associated with a person who has or is perceived as having any of those characteristics.
Note: The Peregrine Semiconductor name, Peregrine Semiconductor logo and UltraCMOS are registered trademarks and the pSemi name, pSemi logo, HaRP and DuNE are trademarks of pSemi Corporation in the U.S. and other countries. All other trademarks are the property of their respective companies. pSemi products are protected under one or more of the following U.S. Patents: http://patents.psemi.com
Additional Position Information: In Summary: The Technical Director oversees the Digital Design and Verification teams in San Diego, Austin, and the pSemi India Design Center (IDC) in Chennai . This role is responsible for building and developing high-performing engineering teams . The director collaborates closely with cross-functional groups- including Marketing, Product Engineering, and Test Engineering- to support products from definition through mass production . En Español:
pSemi Corporation es una empresa de Murata que impulsa la integración de semiconductores. PSemi se basa en el legado de 30 años de avances tecnológicos y un sólido portafolio IP de Peregrine Semiconductor, pero con una nueva misión: mejorar las capacidades mundiales de Muratá con semiconductores de alto rendimiento. Con una base sólida en la Integración RF, la cartera de productos de pSimi ahora abarca el manejo de energía, sensores conectados, transceptores ópticos, sintonización de antenas y frentes RF. Estos semic conductores inteligentes y eficientes permiten módulos avanzados para teléfonos inteligentes, estaciones básicas, computadoras personales, vehículos eléctricos, centros de datos, dispositivos IoT y atención médica. Desde su sede en San Diego y oficinas alrededor del mundo, el equipo depSemi explora nuevas formas de hacer electrónica conectada al mundo más pequeño, mejor y más rápido.
Resumen del trabajo
El Director Técnico supervisa los equipos de Diseño Digital y Verificación en San Diego, Austin, y el Centro de diseño pSemi India (IDC) en Chennai. Este papel es responsable de construir y desarrollar equipos de ingeniería de alto rendimiento, impulsar la estrategia del diseño digital, definir metodologías de verificación y garantizar una ejecución de proyectos de alta calidad y oportuna.
Roles y responsabilidades
- Dirigir y gestionar equipos de diseño digital y verificación en múltiples sitios globales.
- Arquitecto, diseño y verificación de la lógica digital para cumplir con los objetivos de potencia, rendimiento y área.
- Mejorar la eficiencia, productividad y calidad del diseño de los equipos mediante mejoras en metodología y flujo.
- Realizar revisiones de arquitectura, diseño y verificación durante todo el ciclo de vida del proyecto.
- Apoyar tareas de front-end y mid-end como la síntesis, el cierre del tiempo, DFT y ATPG.
- Apoyar tareas de back-end como lugar y ruta, RDC, LVS, extracción parasitaria y anotación posterior de retrasos para el cierre cronológico.
- Apoyar las actividades de generación de vectores de ensayo, validación del silicio y caracterización digital.
- Contribuir a la verificación AMS y al desarrollo de productos con señales mixtas.
- Identificar los requisitos de automatización y herramientas con socios interfuncionales.
- Guía de los productos a través de la calificación y en la producción de gran volumen.
- 15+ años de experiencia en diseño y verificación digital.
- 5+ años de experiencia administrando equipos de ingeniería.
- Fuerte capacidad de pensamiento estratégico y gestión del rendimiento.
- Excelentes habilidades de comunicación y liderazgo con la capacidad de simplificar conceptos complejos e ingenieros mentores.
- Experiencia probada en gestión de proyectos a través de múltiples programas simultáneos.
- Amplia experiencia en sistemas ASIC, arquitectura digital, diseño, verificación/validación, coordinación de medio y retroceso, desarrollo de productos y lanzamiento en producción masiva.
- Competencias técnicas clave:
- Fuerte base en circuitos digitales, diseño a nivel de transistores y arquitectura del sistema.
- Profundo conocimiento en RTL/Verilog y familiaridad con el diseño intermedio/back-end.
- Proficiencia en diseño digital front-end, incluyendo el tiempo y la síntesis.
- Experiencia en el diseño de máquinas de estado, interfaces serias e integración de IP (SRAM, OTP).
- Conocimiento de los protocolos comunes de interfaz (por ejemplo, MIPI RFEE, SPI, I2C, I3C).
- Experiencia con nodos de proceso avanzados y técnicas de diseño de baja potencia.
- Una fuerte comprensión del cruce de reloj-dominio, dominios de potencia y diseño para baja energía.
- Conocimiento de las arquitecturas DSP y ASIC para el procesamiento de señales.
- Proficiencia en C/C++, C#, Perl, Python, Tcl y Makefiles.
- Extensa experiencia con las cadenas de herramientas Cadence y Synopsys.
- Familiarización con los flujos de trabajo de validación SystemVerilog, UVM y post-silicon.
- Conocimiento de la DFT, incluido el BIST de exploración y memoria.
- Conocimiento de las arquitecturas Comm.Systems y DSP en los ASIC de procesamiento de señales, así como el diseño mixto de la señal, incluidos moduladores delta-sigma, sistemas de tiempo discreto, análisis del dominio z, filtros digitales e implementaciones aritméticas de punto fijo.
- Experiencia en el modelado de circuitos de control y algoritmos DSP utilizando MATLAB/Simulink.
- Experiencia en la integración y validación de IP de señales mixtas, así como el desarrollo de lógica digital para calibración y control.
- Experiencia de validación basada en FPGA.
- Experiencia en el desarrollo y la caracterización de bibliotecas de células estándar.
- Experiencia en el modelado conductual de circuitos RF y AMS para la verificación a nivel ASIC.
- Conocimiento de las técnicas de verificación basadas en UVM.
- Experiencia en desarrollo, integración y gestión del ciclo de vida de productos semiconductores.
- Experiencia en el trabajo con equipos globales de diseño interfuncional.
- Maestría o doctorado en Ingeniería Eléctrica, ingeniería informática o grado equivalente con experiencia relevante.
Medio ambiente de trabajo
Este trabajo opera en un entorno de oficina profesional.
Las exigencias físicas
Las exigencias físicas descritas aquí son representativas de las que debe cumplir un empleado para desempeñar con éxito las funciones esenciales de este trabajo. Mientras realiza los deberes de este empleo, el empleado se requiere regularmente hablar o escuchar. El empleado es frecuentemente requerido de pararse; caminar; usar la mano al dedo, manejar o sentir; y alcanzar con manos y brazos.
USD 212.186,16 - 291.755,96 por año
pSemi Corporation apoya a una fuerza laboral diversa y se compromete a una política de igualdad en oportunidades de empleo para los solicitantes y empleados. pSimi no discrimina por edad, raza, color, religión (incluidas las prácticas de vestimenta y cuidado religioso), sexo/género (incluidos el embarazo, parto o condiciones médicas relacionadas o lactancia materna), identidad de género, expresión genérica, información genética, origen nacional (incluyendo restricciones del uso del idioma y posesión de un permiso de conducir emitido bajo la sección 12801.9), ascendencia, discapacidad física o mental, condición médica legalmente protegida, estado militar o veterano (incluso "veteranos protegidos" según acciones afirmativas aplicables), estatus matrimonial, orientación sexual u cualquier otra base protegida por leyes estatales o federales aplicables a la Compañía.
Nota: El nombre de Peregrine Semiconductor, el logotipo de peregrine semiconductor y UltraCMOS son marcas registradas y el nombre pSemi, el logótipo pSimi, HaRP y DuNE son las marcas comerciales de la empresa en los Estados Unidos y otros países. Todas las otras marcas son propiedad de sus respectivas compañías.
Información adicional sobre la posición: