
Design Verification Engineer - Interface IP Job at US Company in San Jose
US Company, San Jose, CA, United States
About Etched
Etched is building AI chips that are hard-coded for individual model architectures. Our first product (Sohu) only supports transformers, but has an order of magnitude more throughput and lower latency than a B200. With Etched ASICs, you can build products that would be impossible with GPUs, like real-time video generation models and extremely deep & parallel chain‑of‑thought reasoning agents.
Job Summary
We are seeking a Design Verification Engineer to join our Interface IP DV team. You will work with architects, designers, and vendors to ensure that all our architecture requirements are met in the IP subsystems and interfaces being created, validate correctness and performance across the full hardware‑software stack. This role demands creativity, deep technical ability, and the drive to tackle complex verification challenges.
Key responsibilities
- End to end ownership of one or more of the following IP subsystems: PCIe, Ethernet, CPU (arc/arm), low power peripherals, sensors
- Understand vendor IP configurations and handle handshake with internal IP team
- Develop and maintain UVM/SystemVerilog‑based verification environments to ensure functional correctness, performance, and compliance with IP specifications.
- Collaborate with integration and SoC DV teams to validate seamless interaction of external IPs within the broader chip architecture.
- Drive coverage closure and sign‑off by defining metrics, analyzing gaps, and ensuring comprehensive verification across corner cases and stress scenarios.
You may be a good fit if you have:
- 5+ years of design verification experience
- You enjoy digging deep into complex verification challenges and finding creative ways to expose corner‑case bugs.
- You have hands‑on experience with industry‑standard verification methodologies like SystemVerilog/UVM and understand how to build scalable, reusable testbenches.
- You are comfortable working with standard IP interfaces and protocols such as PCIe, Ethernet, AXI/AMBA, or ARM/ARC CPUs.
- You thrive in a fast‑paced startup environment and can take ownership of projects with minimal direction.
- You collaborate naturally with cross‑functional teams — from RTL design to software and emulation — and can clearly communicate technical insights.
Strong candidates may also have experience with:
- Experience handling vendors and integration of IP/VIP’s
- UVM/System Verilog
Benefits
- Full medical, dental, and vision packages, with generous premium coverage
- Housing subsidy of $2,000/month for those living within walking distance of the office
- Daily lunch and dinner in our office
- Relocation support for those moving to San Jose (Santana Row)
How we’re different
Etched believes in the Bitter Lesson. We think most of the progress in the AI field has come from using more FLOPs to train and run models, and the best way to get more FLOPs is to build model‑specific hardware. Larger and larger training runs encourage companies to consolidate around fewer model architectures, which creates a market for single‑model ASICs.
We are a fully in‑person team in San Jose (Santana Row), and greatly value engineering skills. We do not have boundaries between engineering and research, and we expect all of our technical staff to contribute to both as needed.
#J-18808-Ljbffr
In Summary: Etched is building AI chips that are hard-coded for individual model architectures . Our first product (Sohu) only supports transformers, but has an order of magnitude more throughput and lower latency than a B200 . With Etched ASICs, you can build products that would be impossible with GPUs .
En Español: About Etched Etched está construyendo chips de IA que son codificados en forma dura para arquitecturas individuales de modelos. Nuestro primer producto (Sohu) solo admite transformadores, pero tiene un orden de magnitud más alto rendimiento y menor latencia que una B200. Con ASICs etchadas, puede construir productos que serían imposibles con GPUs, como modelos de generación de video en tiempo real y agentes de razonamiento de cadena de pensamiento extremadamente profundos y paralelos. Resumen del trabajo Buscamos un ingeniero de verificación de diseño para unirse a nuestro equipo de Interface IP DV. Trabajará con arquitectos, diseñadores y proveedores para garantizar que todos nuestros requisitos de arquitectura se cumplan en los subsistemas IP e interfaces que se están creando, validar la corrección y el desempeño en todo el conjunto de hardware-software. Este papel requiere creatividad, profundidad y los proveedores de software para abordar las funciones complejas. Disfruta de profundizar en los desafíos complejos de verificación y encontrar formas creativas de exponer errores. Tiene experiencia práctica con metodologías de verification estándar de la industria como SystemVerilog/UVM y entiende cómo construir bancos de pruebas escalables, reutilizables. Se siente cómodo trabajando con interfaces IP estándares y protocolos tales como PCIe, Ethernet, AXI/AMBA o CPUs ARM/ARC. Aprovecha en un entorno de inicio rápido y puede tomar posesión de proyectos con el mínimo de Jose. Colabora naturalmente con equipos transfronterizos Beneficiarios desde RTLV hasta software y sistemas Técnicos Cómo podemos comunicarnos a través de nuestros paquetes médicos para llevar al día y comer, así como tener una visión óptima sobre las condiciones de vida de los candidatos que trabajan en nuestras oficinas. Creemos que la mayor parte de los avances en el campo de la IA provienen del uso de más FLOPs para capacitar y ejecutar modelos, y la mejor manera de obtener más Flops es construir hardware específico de modelo. Las carreras de capacitación cada vez mayores alientan a las empresas a consolidarse alrededor de menos arquitecturas de modelos, lo que crea un mercado para ASIC de modelo único. Somos un equipo totalmente personal en San Jose (Santana Row), y valoramos enormemente las habilidades de ingeniería. No tenemos límites entre ingeniería e investigación, y esperamos que todo nuestro personal técnico contribuya a ambos según sea necesario. #J-18808-Ljbffr